Tugas Pendahuluan 2 M2

percobaan 2 kondisi 3

1. Kondisi [Kembali]

Percobaan 2 Kondisi 3:

Buatlah rangkaian T flip flop seperti pada gambar pada percobaan 2 dengan ketentuan input B0=1, B1=0, B2=CLK

2. Gambar Rangkaian Simulasi [Kembali]


3. Vidio Simulasi [Kembali]


4. Prinsip Kerja Rangkaian [Kembali]

Pada rangkaian Percobaan 2 Kondisi 3 ini digunakan IC 74LS112, yaitu JK Flip-Flop yang berfungsi untuk menyimpan dan mengubah keadaan logika output berdasarkan kombinasi input J, K, dan sinyal clock (B2). Rangkaian ini diatur dengan konfigurasi B0 = 1, B1 = 0, dan B2 = clock, di mana B0 dan B1 masing-masing terhubung ke input J dan K dari flip-flop. Dengan kondisi tersebut, nilai J = 1 dan K = 0, yang berarti flip-flop berada pada mode “Set”.

Prinsip kerjanya adalah ketika sinyal clock (B2) diberikan pulsa aktif (transisi naik atau turun tergantung jenis flip-flop), maka JK Flip-Flop akan memperbarui keluarannya. Karena J = 1 dan K = 0, maka setiap kali clock aktif, output Q (H7) akan bernilai 1 (set), dan output Q̅ (H6) akan bernilai 0. Kondisi ini akan tetap bertahan hingga ada perubahan kombinasi input J dan K atau diberikan sinyal reset.

Dengan demikian, output dari rangkaian ini adalah H7 = 1 dan H6 = 0, yang menunjukkan bahwa flip-flop dalam keadaan set, yaitu output utama Q berlogika tinggi sementara output komplemennya berlogika rendah.

5. Download File [Kembali]

Komentar

Postingan populer dari blog ini